诚暄电路科技有限公司为您提供专业快速pcb打样,pcb板打样,线路板打样,电路板加工及生产的加急快板服务,价格优惠。
12年专注pcb板的生产加工

努力打造电路板行业风向标

微信电话同号:

181-1873-4090
当前位置:pcb打样 > 新闻中心 >

高速PCB设计中什么时候需要阻抗匹配

  • 发表时间:2020-06-12 15:43:09
  • 作者:下单文员
  • 来源:新闻中心
  • 人气:
  • 本文有559个文字,预计阅读时间2分钟

  阻抗匹配是指在能量传输时,要求负载阻抗要和传输线的特征阻抗相等,此时的传输不会产生反射,这表明所有能量都被负载吸收了。反之则在传输中有能量损失。在高速PCB设计中,阻抗的匹配与否关系到信号的质量优劣。
高速PCB设计中什么时候需要阻抗匹配

  高速PCB设计中的阻抗匹配

  不主要看频率,而关键是看信号的边沿陡峭程度,即信号的上升/下降时间,一般认为如果信号的上升/下降时间(按10%~90%计)小于6倍导线延时,就是高速信号,必须注意阻抗匹配的问题。导线延时一般取值为150ps/inch。

  信号沿传输线传播过程当中,如果传输线上各处具有一致的信号传播速度,并且单位长度上的电容也一样,那么信号在传播过程中总是看到完全一致的瞬间阻抗。由于在整个传输线上阻抗维持恒定不变,我们给出一个特定的名称,来表示特定的传输线的这种特征或者是特性,称之为该传输线的特征阻抗。

  特征阻抗是指信号沿传输线传播时,信号看到的瞬间阻抗的值。特征阻抗与PCB导线所在的板层、PCB所用的材质(介电常数)、走线宽度、导线与平面的距离等因素有关,与走线长度无关。特征阻抗可以使用软件计算。高速PCB布线中,一般把数字信号的走线阻抗设计为50欧姆,这是个大约的数字。一般规定同轴电缆基带50欧姆,频带75欧姆,对绞线(差分)为100欧姆。

  以上就是小编整理的关于“高速PCB设计中什么时候需要阻抗匹配”,希望对大家有所帮助,如还有不清楚的地方,请联系我司客服为您解答。

免责声明:部分文章信息来源于网络以及网友投稿,本网站只负责对文章进行整理、排版、编辑,是出于传递 更多信息之目的,并不意味着赞同其观点或证实其内容的真实性,如本站文章和转稿涉及版权等问题,请作者在及时联系本站,我们会尽快和您对接处理。

标题:高速PCB设计中什么时候需要阻抗匹配 
地址:/news/966.html
本站所有内容、图片未经过私人授权,禁止进行任何形式的采集、镜像、复制,否则后果自负!